En redes como Baidu y luego en X se han detectado nuevas informaciones acerca de los futuros procesadores AMD EPYC para servidores, hablamos concretamente de la sexta generación de procesadores EPYC conocidos como Venice y que comercialmente tendrán la numeración de EPYC 9006.

Comentan que hace poco se especuló que usarían en nodo de 2 nm de TSMC por lo que parece que serán los primeros en estrenar dicho nodo. Más allá del proceso de fabricación AMD tiene previsto poner en circulación distintos modelos enfocados a mercados y necesidades distintas por lo que habrá variantes con núcleos de alta potencia basados en Zen 6 y otras variantes con núcleos más eficientes basados en Zen 6c. Además del tipo y conteo de núcleos veremos que se usarán dos tipos de socket: el SP7 y el SP8.

Los EPYC Venice dispondrán de un máximo de 8 CCDs que a su vez podrán estar compuestos por 12 núcleos Zen 6 en cada uno o de 32 núcleos Zen 6c por CCD. Cada CCD contaría con 128 MB de caché L3 por lo que las soluciones con todos los núcleos sumarían 1 GB de caché L3, pero no se precisa si esto será así en todos los casos.
Aparentemente el socket SP8 serviría para dar soporte a los procesadores de "baja" potencia, esto significa modelos de entre 350 y 400 W de TDP y que serían los modelos de 96 núcleos Zen 6 o de 128 núcleos Zen 6c. En cambio el socket SP7 sería el que soportaría los modelos de 256 núcleos Zen 6c con un TDP de 600W.

Se supone que AMD podría dar más detalles oficiales en el evento Advancing AI previsto para el 12 de junio, aunque no sorprendería que en el Computex 2025 se haga algún tipo de mención a los mismos. Así pues parece que tendremos un verano muy movido en el campo de servidores.